Hoş Geldiniz, Misafir . Oturum Aç . English
Neredeyim: Ninova / Dersler / Elektrik-Elektronik Fakültesi / EEF 205 / Dersin Bilgileri
 

Dersin Bilgileri

Dersin Adı
Türkçe Lojik Tasarıma Giriş
İngilizce Introduction to Logic Design
Dersin Kodu
EEF 205 Kredi Ders
(saat/hafta)
Uygulama
(saat/hafta)
Labratuvar
(saat/hafta)
Dönem -
- 3 - -
Dersin Dili Türkçe
Dersin Koordinatörü Sıddıka Berna Örs Yalçın
Dersin Amaçları 1. Kombinezonsal Devrelerin Analiz ve Tasarımını Öğretmek
2. Senkron Ardışıl Devrelerin Analiz ve Tasarımını Öğretmek
3. Donanım Tanımlama Dillerini Öğretmek
Dersin Tanımı Lojik Sistemler ve İkili Sayılar. Boole Cebrinin Aksiyomlar ile Tanımı. Boole Fonksiyonları. Boole Fonksiyonlarının İndirgenmesi. Lojik Kapılar. Donanım Tanımlama Dilleri (HDL). Kombinezonsal Devrelerin Analiz ve Tasarımı. HDL ile kombinezonsal devre tasarım örnekleri. Boole Fonksiyonlarının orta (MSI) ölçekli tümdevre elemanları ile gerçeklenmesi. HDL ile MSI elemanlarını kullanarak Boole fonksiyonlarının gerçekleştirilmesi. Bellek Elemanları: Tutucular, Flip-Flop’lar, SR ve D Tutucunun HDL Modelleri. Senkron Ardışıl Devrelerin Analiz ve Tasarımı. Sonlu durum makinelerinin HDL Modelleri.
Dersin Çıktıları Dersi başarıyla tamamlayan öğrenciler aşağıdaki becerileri kazanır:
I. Sayısal ve Analog Sistemler Arasındaki Farkları, sayı sistemlerini Anlarlar
II. Boole Cebri ve Boole Fonksiyonlarını Bilirler
III. Boole Fonksiyonlarını İndirgeyebilirler
IV. Kombinezonsal Devreleri İki Seviyeli olarak Kapılar Kullanarak Tasarlayabilirler
V. Boole Fonksiyonlarını MSI Elemanlarını Kullanarak Gerçekleyebilirler
VI. Senkron Ardışıl Devrelerin Analizini ve Tasarımını Yapabilirler
VII. Kombinezonsal ve Senkron Ardışıl Devrelerin Donanım Tanımlama Dilleri Kullanarak Modellerini Oluşturabilirler
Önkoşullar -
Gereken Olanaklar Bilgisayar
Diğer
Ders Kitabı M. M. Mano, M. D. Ciletti, “Digital Design”, (4th Edition) Prentice Hall, 2006
Diğer Referanslar Diğer Kaynaklar
(Other References) F. Vahid, “Digital design, with RTL design, VHDL, and Verilog”, J. Wiley & Sons, 2010.
P. D. Minns, “FSM-based digital design using Verilog HDL”, J. Wiley & Sons, 2008.
P. P. Chu, “FPGA prototyping by Verilog examples Xilinx Spartan-3 version”, J. Wiley & Sons, 2008.
B. Readler, “Verilog by Example: A Concise Introduction for FPGA Design”, Full Arc Press, 2011
 
 
Dersler . Yardım . Hakkında
Ninova, İTÜ Bilgi İşlem Daire Başkanlığı ürünüdür. © 2024